Subversion Repositories pentevo

Rev

Rev 425 | Rev 471 | Go to most recent revision | Blame | Compare with Previous | Last modification | View Log | Download | RSS feed

  1. `include "../include/tune.v"
  2.  
  3. // Pentevo project (c) NedoPC 2008-2011
  4. //
  5. // top-level
  6.  
  7. module top(
  8.  
  9.         // clocks
  10.         input fclk,
  11.         output clkz_out,
  12.         input clkz_in,
  13.  
  14.         // z80
  15.         input iorq_n,
  16.         input mreq_n,
  17.         input rd_n,
  18.         input wr_n,
  19.         input m1_n,
  20.         input rfsh_n,
  21.         output int_n,
  22.         output nmi_n,
  23.         output wait_n,
  24.         output res,
  25.  
  26.         inout [7:0] d,
  27.         input [15:0] a,
  28.  
  29.         // zxbus and related
  30.         output csrom,
  31.         output romoe_n,
  32.         output romwe_n,
  33.  
  34.         output rompg0_n,
  35.         output dos_n, // aka rompg1
  36.         output rompg2,
  37.         output rompg3,
  38.         output rompg4,
  39.  
  40.         input iorqge1,
  41.         input iorqge2,
  42.         output iorq1_n,
  43.         output iorq2_n,
  44.  
  45.         // DRAM
  46.         inout [15:0] rd,
  47.         output [9:0] ra,
  48.         output rwe_n,
  49.         output rucas_n,
  50.         output rlcas_n,
  51.         output rras0_n,
  52.         output rras1_n,
  53.  
  54.         // video
  55.         output [1:0] vred,
  56.         output [1:0] vgrn,
  57.         output [1:0] vblu,
  58.  
  59.         output vhsync,
  60.         output vvsync,
  61.         output vcsync,
  62.  
  63.         // AY control and audio/tape
  64.         output ay_clk,
  65.         output ay_bdir,
  66.         output ay_bc1,
  67.  
  68.         output beep,
  69.  
  70.         // IDE
  71.         output [2:0] ide_a,
  72.         inout [15:0] ide_d,
  73.  
  74.         output ide_dir,
  75.  
  76.         input ide_rdy,
  77.  
  78.         output ide_cs0_n,
  79.         output ide_cs1_n,
  80.         output ide_rs_n,
  81.         output ide_rd_n,
  82.         output ide_wr_n,
  83.  
  84.         // VG93 and diskdrive
  85.         output vg_clk,
  86.  
  87.         output vg_cs_n,
  88.         output vg_res_n,
  89.  
  90.         output vg_hrdy,
  91.         output vg_rclk,
  92.         output vg_rawr,
  93.         output [1:0] vg_a, // disk drive selection
  94.         output vg_wrd,
  95.         output vg_side,
  96.  
  97.         input step,
  98.         input vg_sl,
  99.         input vg_sr,
  100.         input vg_tr43,
  101.         input rdat_b_n,
  102.         input vg_wf_de,
  103.         input vg_drq,
  104.         input vg_irq,
  105.         input vg_wd,
  106.  
  107.         // serial links (atmega-fpga, sdcard)
  108.         output sdcs_n,
  109.         output sddo,
  110.         output sdclk,
  111.         input sddi,
  112.  
  113.         input spics_n,
  114.         input spick,
  115.         input spido,
  116.         output spidi,
  117.         output spiint_n
  118. );
  119.  
  120.         wire dos;
  121.  
  122.  
  123.         wire zclk; // z80 clock for short
  124.  
  125.         wire zpos,zneg;
  126.  
  127.         wire rst_n; // global reset
  128.  
  129.         wire rrdy;
  130.         wire [15:0] rddata;
  131.  
  132.         wire [4:0] rompg;
  133.  
  134.         wire [7:0] zports_dout;
  135.         wire zports_dataout;
  136.         wire porthit;
  137.  
  138.  
  139.         wire [39:0] kbd_data;
  140.         wire [ 7:0] mus_data;
  141.         wire kbd_stb,mus_xstb,mus_ystb,mus_btnstb,kj_stb;
  142.  
  143.         wire [ 4:0] kbd_port_data;
  144.         wire [ 4:0] kj_port_data;
  145.         wire [ 7:0] mus_port_data;
  146.  
  147.  
  148.  
  149.  
  150.         wire [7:0] wait_read,wait_write;
  151.         wire wait_rnw;
  152.         wire wait_start_gluclock;
  153.         wire wait_start_comport;
  154.         wire wait_end;
  155.         wire [7:0] gluclock_addr;
  156.         wire [2:0] comport_addr;
  157.         wire [6:0] waits;
  158.  
  159.  
  160.  
  161.  
  162.         // config signals
  163.         wire [7:0] not_used;
  164.         wire cfg_vga_on;
  165.         wire set_nmi;
  166.  
  167.         // nmi signals
  168.         wire gen_nmi;
  169.         wire clr_nmi;
  170.         wire in_nmi;
  171.  
  172.  
  173.  
  174.         wire tape_in;
  175.  
  176.         wire [15:0] ideout;
  177.         wire [15:0] idein;
  178.         wire idedataout;
  179.  
  180.  
  181.         wire [7:0] zmem_dout;
  182.         wire zmem_dataout;
  183.  
  184.  
  185.  
  186.         reg [3:0] ayclk_gen;
  187.  
  188.  
  189.         wire [7:0] received;
  190.         wire [7:0] tobesent;
  191.  
  192.  
  193.         wire intrq,drq;
  194.         wire vg_wrFF;
  195.  
  196.         wire [1:0] rstrom;
  197.  
  198.  
  199.  
  200.  
  201.         assign zclk = clkz_in;
  202.  
  203.  
  204.         // RESETTER
  205.         wire genrst;
  206.  
  207.         resetter myrst( .clk(fclk),
  208.                         .rst_in_n(~genrst),
  209.                         .rst_out_n(rst_n) );
  210.         defparam myrst.RST_CNT_SIZE = 6;
  211.  
  212.  
  213.  
  214.         assign nmi_n=gen_nmi ? 1'b0 : 1'bZ;
  215.  
  216.         assign res= ~rst_n;
  217.  
  218.  
  219.  
  220.  
  221.  
  222.  
  223.  
  224.  
  225.         assign ide_rs_n = rst_n;
  226.  
  227.         assign ide_d = idedataout ? ideout : 16'hZZZZ;
  228.         assign idein = ide_d;
  229.  
  230.         assign ide_dir = ~idedataout;
  231.  
  232.  
  233.  
  234.  
  235.  
  236.         wire [7:0] peff7;
  237.         wire [7:0] p7ffd;
  238.  
  239.  
  240.         wire romrw_en;
  241.         wire cpm_n;
  242.         wire fnt_wr;
  243.  
  244.  
  245.  
  246.         wire cpu_req,cpu_rnw,cpu_wrbsel,cpu_strobe;
  247.         wire [20:0] cpu_addr;
  248.         wire [15:0] cpu_rddata;
  249.         wire [7:0] cpu_wrdata;
  250.  
  251.         wire cbeg,post_cbeg,pre_cend,cend;
  252.  
  253.         wire go;
  254.  
  255.  
  256.         wire sd_start;
  257.         wire [7:0] sd_dataout,sd_datain;
  258.  
  259.  
  260.         wire tape_read; // data for tapein
  261.  
  262.         wire beeper_mux; // what is mixed to FPGA beeper output - beeper (0) or tapeout (1)
  263.  
  264.         wire [2:0] atm_scr_mode;
  265.  
  266.  
  267.         wire beeper_wr, covox_wr;
  268.  
  269.  
  270.  
  271.         wire [5:0] palcolor; // palette readback
  272.  
  273.  
  274.  
  275.  
  276. //AY control
  277.         always @(posedge fclk)
  278.         begin
  279.                 ayclk_gen <= ayclk_gen + 4'd1;
  280.         end
  281.  
  282.         assign ay_clk = ayclk_gen[3];
  283.  
  284.  
  285.  
  286.  
  287.  
  288.         // fix ATM2-style ROM addressing for PENT-like ROM layout.
  289.         // this causes compications when writing to the flashROM from Z80
  290.         // and need to split and re-build old ATM romfiles before burning in
  291.         // flash
  292. //      wire [1:0] adr_fix;
  293. //      assign adr_fix = ~{ rompg[0], rompg[1] };
  294. //      assign rompg0_n = ~adr_fix[0];
  295. //      assign dos_n    =  adr_fix[1];
  296. //      assign rompg2   =  1'b0;//rompg[2];
  297. //      assign rompg3   =  1'b0;//rompg[3];
  298. //      assign rompg4   =  1'b0;//rompg[4];
  299.  
  300.         assign rompg0_n = ~rompg[0];
  301.         assign dos_n    =  rompg[1];
  302.         assign rompg2   =  rompg[2];
  303.         assign rompg3   =  rompg[3];
  304.         assign rompg4   =  rompg[4];
  305.  
  306.         wire [3:0] zclk_stall;
  307.  
  308.         zclock zclock( .fclk(fclk), .rst_n(rst_n), .zclk(zclk), .rfsh_n(rfsh_n), .zclk_out(clkz_out),
  309.                        .zpos(zpos), .zneg(zneg),
  310.                        .turbo( {1'b0,~(peff7[4] /*|dos*/ )} ), .pre_cend(pre_cend), .cbeg(cbeg),
  311.                        .zclk_stall( |zclk_stall ) );
  312.  
  313.  
  314.  
  315.         wire [7:0] dout_ram;
  316.         wire ena_ram;
  317.         wire [7:0] dout_ports;
  318.         wire ena_ports;
  319.  
  320.  
  321.         wire [3:0] border;
  322.  
  323.         wire drive_ff;
  324.  
  325.  
  326.         wire       atm_palwr;
  327.         wire [5:0] atm_paldata;
  328.  
  329.         wire int_start;
  330.  
  331.  
  332.         // data bus out: either RAM data or internal ports data or 0xFF with unused ports
  333.         assign d = ena_ram ? dout_ram : ( ena_ports ? dout_ports : ( drive_ff ? 8'hFF : 8'bZZZZZZZZ ) );
  334.  
  335.  
  336.  
  337.  
  338.         zbus zxbus( .iorq_n(iorq_n), .rd_n(rd_n), .wr_n(wr_n), .m1_n(m1_n),
  339.                     .iorq1_n(iorq1_n), .iorq2_n(iorq2_n), .iorqge1(iorqge1), .iorqge2(iorqge2),
  340.                     .porthit(porthit), .drive_ff(drive_ff) );
  341.  
  342.  
  343.  
  344.  
  345.         /////////////////////////////////////
  346.         // ATM memory pagers instantiation //
  347.         /////////////////////////////////////
  348.  
  349.         wire pager_off;
  350.  
  351.         wire        pent1m_ROM;
  352.         wire [ 5:0] pent1m_page;
  353.         wire        pent1m_ram0_0;
  354.         wire        pent1m_1m_on;
  355.  
  356.         wire atmF7_wr_fclk;
  357.  
  358.         wire [3:0] dos_turn_off,
  359.                    dos_turn_on;
  360.  
  361.         wire [ 7:0] page [0:3];
  362.         wire [ 3:0] romnram;
  363.  
  364.         // for reading back data via xxBE port
  365.         wire [ 7:0] rd_pages [0:7];
  366.         wire [ 7:0] rd_ramnrom;
  367.         wire [ 7:0] rd_dos7ffd;
  368.  
  369.         generate
  370.  
  371.                 genvar i;
  372.  
  373.                 for(i=0;i<4;i=i+1)
  374.                 begin : instantiate_atm_pagers
  375.  
  376.                         atm_pager #( .ADDR(i) )
  377.                                   atm_pager( .rst_n(rst_n),
  378.                                              .fclk (fclk),
  379.                                              .zpos (zpos),
  380.                                              .zneg (zneg),
  381.  
  382.                                              .za(a),
  383.                                              .zd(d),
  384.                                              .mreq_n(mreq_n),
  385.                                              .rd_n  (rd_n),
  386.                                              .m1_n  (m1_n),
  387.  
  388.                                              .pager_off(pager_off),
  389.  
  390.                                              .pent1m_ROM   (pent1m_ROM),
  391.                                              .pent1m_page  (pent1m_page),
  392.                                              .pent1m_ram0_0(pent1m_ram0_0),
  393.                                              .pent1m_1m_on (pent1m_1m_on),
  394.  
  395.  
  396.                                              .in_nmi(in_nmi),
  397.  
  398.                                              .atmF7_wr(atmF7_wr_fclk),
  399.  
  400.                                              .dos(dos),
  401.  
  402.                                              .dos_turn_on (dos_turn_on[i]),
  403.                                              .dos_turn_off(dos_turn_off[i]),
  404.  
  405.                                              .zclk_stall(zclk_stall[i]),
  406.  
  407.                                              .page   (page[i]),
  408.                                              .romnram(romnram[i]),
  409.  
  410.  
  411.                                              .rd_page0  (rd_pages[i  ]),
  412.                                              .rd_page1  (rd_pages[i+4]),
  413.  
  414.                                              .rd_ramnrom( {rd_ramnrom[i+4], rd_ramnrom[i]} ),
  415.                                              .rd_dos7ffd( {rd_dos7ffd[i+4], rd_dos7ffd[i]} )
  416.                                            );
  417.                 end
  418.  
  419.         endgenerate
  420.  
  421.  
  422.         ///////////////////////////
  423.         // DOS signal controller //
  424.         ///////////////////////////
  425.  
  426.         zdos zdos( .rst_n(rst_n),
  427.  
  428.                    .fclk(fclk),
  429.  
  430.                    .dos_turn_on ( |dos_turn_on  ),
  431.                    .dos_turn_off( |dos_turn_off ),
  432.  
  433.                    .cpm_n(cpm_n),
  434.  
  435.                    .dos(dos)
  436.                  );
  437.  
  438.  
  439.  
  440.  
  441.         ///////////////////////////
  442.         // Z80 memory controller //
  443.         ///////////////////////////
  444.  
  445.         zmem z80mem( .fclk(fclk), .rst_n(rst_n), .zpos(zpos), .zneg(zneg),
  446.                      .cend(cend), .pre_cend(pre_cend), .za(a), .zd_in(d),
  447.                      .zd_out(dout_ram), .zd_ena(ena_ram), .m1_n(m1_n),
  448.                      .rfsh_n(rfsh_n), .iorq_n(iorq_n), .mreq_n(mreq_n),
  449.                      .rd_n(rd_n), .wr_n(wr_n),
  450.  
  451.                      .win0_romnram(romnram[0]),
  452.                      .win1_romnram(romnram[1]),
  453.                      .win2_romnram(romnram[2]),
  454.                      .win3_romnram(romnram[3]),
  455.  
  456.                      .win0_page(page[0]),
  457.                      .win1_page(page[1]),
  458.                      .win2_page(page[2]),
  459.                      .win3_page(page[3]),
  460.  
  461.                      .romrw_en(romrw_en),
  462.  
  463.                      .rompg(rompg),
  464.                      .romoe_n(romoe_n),
  465.                      .romwe_n(romwe_n),
  466.                      .csrom(csrom),
  467.  
  468.                      .cpu_req   (cpu_req),
  469.                      .cpu_rnw   (cpu_rnw),
  470.                      .cpu_wrbsel(cpu_wrbsel),
  471.                      .cpu_strobe(cpu_strobe),
  472.                      .cpu_addr  (cpu_addr),
  473.                      .cpu_wrdata(cpu_wrdata),
  474.                      .cpu_rddata(cpu_rddata)
  475.                    );
  476.  
  477.  
  478.  
  479.  
  480.         wire [20:0] daddr;
  481.         wire dreq;
  482.         wire drnw;
  483.         wire [15:0] drddata;
  484.         wire [15:0] dwrdata;
  485.         wire [1:0] dbsel;
  486.  
  487.  
  488.  
  489.  
  490.         dram dram( .clk(fclk),
  491.                    .rst_n(rst_n),
  492.  
  493.                    .addr(daddr),
  494.                    .req(dreq),
  495.                    .rnw(drnw),
  496.                    .cbeg(cbeg),
  497.                    .rrdy(drrdy),
  498.                    .rddata(drddata),
  499.                    .wrdata(dwrdata),
  500.                    .bsel(dbsel),
  501.  
  502.                    .ra(ra),
  503.                    .rd(rd),
  504.                    .rwe_n(rwe_n),
  505.                    .rucas_n(rucas_n),
  506.                    .rlcas_n(rlcas_n),
  507.                    .rras0_n(rras0_n),
  508.                    .rras1_n(rras1_n)
  509.                  );
  510.  
  511.  
  512.         wire [1:0] bw;
  513.  
  514.         wire [20:0] video_addr;
  515.         wire [15:0] video_data;
  516.         wire video_strobe;
  517.         wire video_next;
  518.  
  519.         arbiter dramarb( .clk(fclk),
  520.                          .rst_n(rst_n),
  521.  
  522.                          .dram_addr(daddr),
  523.                          .dram_req(dreq),
  524.                          .dram_rnw(drnw),
  525.                          .dram_cbeg(cbeg),
  526.                          .dram_rrdy(drrdy),
  527.                          .dram_bsel(dbsel),
  528.                          .dram_rddata(drddata),
  529.                          .dram_wrdata(dwrdata),
  530.  
  531.                          .post_cbeg(post_cbeg),
  532.                          .pre_cend (pre_cend ),
  533.                          .cend     (cend     ),
  534.  
  535.                          .go(go),
  536.                          .bw(bw),
  537.  
  538.                          .video_addr(video_addr),
  539.                          .video_data(video_data),
  540.                          .video_strobe(video_strobe),
  541.                          .video_next(video_next),
  542.  
  543.                          //.cpu_waitcyc(cpu_waitcyc),
  544.                          //.cpu_stall(cpu_stall),
  545.                          .cpu_req(cpu_req),
  546.                          .cpu_rnw(cpu_rnw),
  547.                          .cpu_addr(cpu_addr),
  548.                          .cpu_wrbsel(cpu_wrbsel),
  549.                          .cpu_wrdata(cpu_wrdata),
  550.                          .cpu_rddata(cpu_rddata),
  551.                          .cpu_strobe(cpu_strobe) );
  552.  
  553.         video_top video_top(
  554.  
  555.                 .clk(fclk),
  556.  
  557.                 .vred(vred),
  558.                 .vgrn(vgrn),
  559.                 .vblu(vblu),
  560.                 .vhsync(vhsync),
  561.                 .vvsync(vvsync),
  562.                 .vcsync(vcsync),
  563.  
  564.                 .zxborder(border),
  565.  
  566.                 .pent_vmode( {peff7[0],peff7[5]} ),
  567.                 .atm_vmode (atm_scr_mode),
  568.  
  569.                 .scr_page(p7ffd[3]),
  570.  
  571.                 .vga_on(cfg_vga_on),
  572.  
  573.                 .cbeg     (cbeg     ),
  574.                 .post_cbeg(post_cbeg),
  575.                 .pre_cend (pre_cend ),
  576.                 .cend     (cend     ),
  577.  
  578.                 .video_go    (go          ),
  579.                 .video_bw    (bw          ),
  580.                 .video_addr  (video_addr  ),
  581.                 .video_data  (video_data  ),
  582.                 .video_strobe(video_strobe),
  583.                 .video_next  (video_next  ),
  584.  
  585.                 .atm_palwr  (atm_palwr  ),
  586.                 .atm_paldata(atm_paldata),
  587.  
  588.                 .int_start(int_start),
  589.  
  590.                 .fnt_a (a[10:0]),
  591.                 .fnt_d (d      ),
  592.                 .fnt_wr(fnt_wr ),
  593.  
  594.                 .palcolor(palcolor)
  595.         );
  596.  
  597.  
  598.         slavespi slavespi(
  599.                 .fclk(fclk), .rst_n(rst_n),
  600.  
  601.                 .spics_n(spics_n), .spidi(spidi),
  602.                 .spido(spido), .spick(spick),
  603.                 .status_in({/* wait_rnw */ wr_n, waits[6:0]}), .genrst(genrst),
  604.                 .rstrom(rstrom), .kbd_out(kbd_data),
  605.                 .kbd_stb(kbd_stb), .mus_out(mus_data),
  606.                 .mus_xstb(mus_xstb), .mus_ystb(mus_ystb),
  607.                 .mus_btnstb(mus_btnstb), .kj_stb(kj_stb),
  608.                 .gluclock_addr(gluclock_addr),
  609.                 .comport_addr (comport_addr),
  610.                 .wait_write(wait_write),
  611.                 .wait_read(wait_read),
  612.                 .wait_rnw(wait_rnw),
  613.                 .wait_end(wait_end),
  614.                 .config0( { not_used[7:4], beeper_mux, tape_read, set_nmi, cfg_vga_on} )
  615.         );
  616.  
  617.         zkbdmus zkbdmus( .fclk(fclk), .rst_n(rst_n),
  618.                          .kbd_in(kbd_data), .kbd_stb(kbd_stb),
  619.                          .mus_in(mus_data), .mus_xstb(mus_xstb),
  620.                          .mus_ystb(mus_ystb), .mus_btnstb(mus_btnstb),
  621.                          .kj_stb(kj_stb), .kj_data(kj_port_data),
  622.                          .zah(a[15:8]), .kbd_data(kbd_port_data),
  623.                          .mus_data(mus_port_data)
  624.                        );
  625.  
  626.  
  627.         zports zports( .zclk(zclk), .fclk(fclk), .rst_n(rst_n), .zpos(zpos), .zneg(zneg),
  628.                        .din(d), .dout(dout_ports), .dataout(ena_ports),
  629.                        .a(a), .iorq_n(iorq_n), .rd_n(rd_n), .wr_n(wr_n), .porthit(porthit),
  630.                        .ay_bdir(ay_bdir), .ay_bc1(ay_bc1), .border(border),
  631.                        .p7ffd(p7ffd), .peff7(peff7), .mreq_n(mreq_n), .m1_n(m1_n), .dos(dos),
  632.                        .rstrom(rstrom), .vg_intrq(intrq), .vg_drq(drq), .vg_wrFF(vg_wrFF),
  633.                        .vg_cs_n(vg_cs_n), .sd_start(sd_start), .sd_dataout(sd_dataout),
  634.                        .sd_datain(sd_datain), .sdcs_n(sdcs_n),
  635.                        .idein(idein), .ideout(ideout), .idedataout(idedataout),
  636.                        .ide_a(ide_a), .ide_cs0_n(ide_cs0_n), .ide_cs1_n(ide_cs1_n),
  637.                        .ide_wr_n(ide_wr_n), .ide_rd_n(ide_rd_n),
  638.  
  639.                        .keys_in(kbd_port_data),
  640.                        .mus_in (mus_port_data),
  641.                        .kj_in  (kj_port_data ),
  642.  
  643.                        .tape_read(tape_read),
  644.  
  645.                        .gluclock_addr(gluclock_addr),
  646.                        .comport_addr (comport_addr ),
  647.                        .wait_start_gluclock(wait_start_gluclock),
  648.                        .wait_start_comport (wait_start_comport ),
  649.                        .wait_rnw  (wait_rnw  ),
  650.                        .wait_write(wait_write),
  651. `ifndef SIMULATE
  652.                        .wait_read (wait_read ),
  653. `else
  654.                        .wait_read(8'hFF),
  655. `endif
  656.                        .atmF7_wr_fclk(atmF7_wr_fclk),
  657.  
  658.                        .atm_scr_mode(atm_scr_mode),
  659.                        .atm_turbo   (),
  660.                        .atm_pen     (pager_off),
  661.                        .atm_cpm_n   (cpm_n),
  662.                        .atm_pen2    (atm_pen2),
  663.  
  664.                        .romrw_en(romrw_en),
  665.  
  666.                        .pent1m_ram0_0(pent1m_ram0_0),
  667.                        .pent1m_1m_on (pent1m_1m_on),
  668.                        .pent1m_page  (pent1m_page),
  669.                        .pent1m_ROM   (pent1m_ROM),
  670.  
  671.                        .atm_palwr  (atm_palwr  ),
  672.                        .atm_paldata(atm_paldata),
  673.  
  674.                        .beeper_wr(beeper_wr),
  675.                        .covox_wr (covox_wr ),
  676.  
  677.                                    .fnt_wr(fnt_wr),
  678.  
  679.                                    .clr_nmi(clr_nmi),
  680.  
  681.  
  682.                                    .pages(~{ rd_pages[7], rd_pages[6],
  683.                                             rd_pages[5], rd_pages[4],
  684.                                             rd_pages[3], rd_pages[2],
  685.                                             rd_pages[1], rd_pages[0] }),
  686.  
  687.                                    .ramnroms( rd_ramnrom ),
  688.                                    .dos7ffds( rd_dos7ffd ),
  689.  
  690.                                    .palcolor(palcolor)
  691.                      );
  692.  
  693.  
  694.         zint zint(
  695.                 .fclk(fclk),
  696.                 .zpos(zpos),
  697.                 .zneg(zneg),
  698.  
  699.                 .int_start(int_start),
  700.  
  701.                 .iorq_n(iorq_n),
  702.                 .m1_n  (m1_n  ),
  703.  
  704.                 .int_n(int_n)
  705.         );
  706.  
  707.         znmi znmi
  708.         (
  709.                 .rst_n(rst_n),
  710.                 .fclk(fclk),
  711.                 .zpos(zpos),
  712.                 .zneg(zneg),
  713.  
  714.                 .rfsh_n(rfsh_n),
  715.  
  716.                 .int_start(int_start),
  717.  
  718.                 .set_nmi(set_nmi),
  719.                 .clr_nmi(clr_nmi),
  720.  
  721.                 .in_nmi (in_nmi ),
  722.                 .gen_nmi(gen_nmi)
  723.         );
  724.  
  725.  
  726.  
  727.  
  728.         zwait zwait( .wait_start_gluclock(wait_start_gluclock),
  729.                      .wait_start_comport (wait_start_comport),
  730.                      .wait_end(wait_end),
  731.                      .rst_n(rst_n),
  732.                      .wait_n(wait_n),
  733.                      .waits(waits),
  734.                      .spiint_n(spiint_n) );
  735.  
  736.  
  737.  
  738.  
  739.         wire [1:0] vg_ddrv;
  740.         assign vg_a[0] = vg_ddrv[0] ? 1'b1 : 1'b0; // possibly open drain?
  741.         assign vg_a[1] = vg_ddrv[1] ? 1'b1 : 1'b0;
  742.  
  743.         vg93 vgshka( .zclk(zclk), .rst_n(rst_n), .fclk(fclk), .vg_clk(vg_clk),
  744.                      .vg_res_n(vg_res_n), .din(d), .intrq(intrq), .drq(drq), .vg_wrFF(vg_wrFF),
  745.                      .vg_hrdy(vg_hrdy), .vg_rclk(vg_rclk), .vg_rawr(vg_rawr), .vg_a(vg_ddrv),
  746.                      .vg_wrd(vg_wrd), .vg_side(vg_side), .step(step), .vg_sl(vg_sl), .vg_sr(vg_sr),
  747.                      .vg_tr43(vg_tr43), .rdat_n(rdat_b_n), .vg_wf_de(vg_wf_de), .vg_drq(vg_drq),
  748.                      .vg_irq(vg_irq), .vg_wd(vg_wd) );
  749.  
  750.  
  751.  
  752.  
  753.         spi2 zspi( .clock(fclk), .sck(sdclk), .sdo(sddo), .sdi(sddi), .start(sd_start),
  754.                    .speed(2'b00), .din(sd_datain), .dout(sd_dataout) );
  755.  
  756.  
  757.  
  758.  
  759.  
  760.           //////////////////////////////////////
  761.          // sound: beeper, tapeout and covox //
  762.         //////////////////////////////////////
  763.  
  764.         sound sound(
  765.  
  766.                 .clk(fclk),
  767.  
  768.                 .din(d),
  769.  
  770.                 .beeper_wr(beeper_wr),
  771.                 .covox_wr (covox_wr ),
  772.  
  773.                 .beeper_mux(beeper_mux),
  774.  
  775.                 .sound_bit(beep)
  776.         );
  777.  
  778.  
  779. endmodule
  780.  
  781.