Subversion Repositories pentevo

Rev

Rev 395 | Rev 471 | Go to most recent revision | Blame | Compare with Previous | Last modification | View Log | Download | RSS feed

  1. // PentEvo project (c) NedoPC 2008-2010
  2. //
  3. // most of pentevo ports are here
  4.  
  5. `include "../include/tune.v"
  6.  
  7. module zports(
  8.  
  9.         input  wire        zclk,   // z80 clock
  10.         input  wire        fclk,  // global FPGA clock
  11.         input  wire        rst_n, // system reset
  12.  
  13.         input  wire        zpos,
  14.         input  wire        zneg,
  15.  
  16.  
  17.         input  wire [ 7:0] din,
  18.         output reg  [ 7:0] dout,
  19.         output wire        dataout,
  20.         input  wire [15:0] a,
  21.  
  22.         input  wire        iorq_n,
  23.         input  wire        mreq_n,
  24.         input  wire        m1_n,
  25.         input  wire        rd_n,
  26.         input  wire        wr_n,
  27.  
  28.         output reg         porthit, // when internal port hit occurs, this is 1, else 0; used for iorq1_n iorq2_n on zxbus
  29.  
  30.         output wire [15:0] ideout,
  31.         input  wire [15:0] idein,
  32.         output wire        idedataout, // IDE must IN data from IDE device when idedataout=0, else it OUTs
  33.         output wire [ 2:0] ide_a,
  34.         output wire        ide_cs0_n,
  35.         output wire        ide_cs1_n,
  36.         output wire        ide_rd_n,
  37.         output wire        ide_wr_n,
  38.  
  39.  
  40.         input  wire [ 4:0] keys_in, // keys (port FE)
  41.         input  wire [ 7:0] mus_in,  // mouse (xxDF)
  42.         input  wire [ 4:0] kj_in,
  43.  
  44.         output reg  [ 3:0] border,
  45.  
  46.  
  47.         input  wire        dos,
  48.  
  49.  
  50.         output wire        ay_bdir,
  51.         output wire        ay_bc1,
  52.  
  53.         output wire [ 7:0] p7ffd,
  54.         output wire [ 7:0] peff7,
  55.  
  56.         input  wire [ 1:0] rstrom,
  57.  
  58.         input  wire        tape_read,
  59.  
  60.         output wire        vg_cs_n,
  61.         input  wire        vg_intrq,
  62.         input  wire        vg_drq, // from vg93 module - drq + irq read
  63.         output wire        vg_wrFF,        // write strobe of #FF port
  64.  
  65.         output reg         sdcs_n,
  66.         output wire        sd_start,
  67.         output wire [ 7:0] sd_datain,
  68.         input  wire [ 7:0] sd_dataout,
  69.  
  70.         // WAIT-ports related
  71.         //
  72.         output reg  [ 7:0] gluclock_addr,
  73.         //
  74.         output reg  [ 2:0] comport_addr,
  75.         //
  76.         output wire        wait_start_gluclock, // begin wait from some ports
  77.         output wire        wait_start_comport,  //
  78.         //
  79.         output reg         wait_rnw,   // whether it was read(=1) or write(=0)
  80.         output reg  [ 7:0] wait_write,
  81.         input  wire [ 7:0] wait_read,
  82.  
  83.  
  84.         output wire        atmF7_wr_fclk, // used in atm_pager.v
  85.  
  86.  
  87.         output reg  [ 2:0] atm_scr_mode, // RG0..RG2 in docs
  88.         output reg         atm_turbo,    // turbo mode ON
  89.         output reg         atm_pen,      // pager_off in atm_pager.v, NOT inverted!!!
  90.         output reg         atm_cpm_n,    // permanent dos on
  91.         output reg         atm_pen2,     // PEN2 - fucking palette mode, NOT inverted!!!
  92.  
  93.         output wire        romrw_en, // from port BF
  94.  
  95.  
  96.         output wire        pent1m_ram0_0, // d3.eff7
  97.         output wire        pent1m_1m_on,  // d2.eff7
  98.         output wire [ 5:0] pent1m_page,   // full 1 meg page number
  99.         output wire        pent1m_ROM,     // d4.7ffd
  100.  
  101.  
  102.         output wire        atm_palwr,   // palette write strobe
  103.         output wire [ 5:0] atm_paldata, // palette write data
  104.  
  105.         output wire        covox_wr,
  106.         output wire        beeper_wr,
  107.  
  108.         output wire        clr_nmi,
  109.  
  110.         output wire        fnt_wr,              // write to font_ram enabled
  111.  
  112.         // inputs from atm_pagers, to read back its config
  113.         input  wire [63:0] pages,
  114.         input  wire [ 7:0] ramnroms,
  115.         input  wire [ 7:0] dos7ffds,
  116.  
  117.         input  wire [ 5:0] palcolor
  118. );
  119.  
  120.  
  121.         reg rstsync1,rstsync2;
  122.  
  123.  
  124.         localparam PORTFE = 8'hFE;
  125.         localparam PORTF6 = 8'hF6;
  126.         localparam PORTF7 = 8'hF7;
  127.  
  128.         localparam NIDE10 = 8'h10;
  129.         localparam NIDE11 = 8'h11;
  130.         localparam NIDE30 = 8'h30;
  131.         localparam NIDE50 = 8'h50;
  132.         localparam NIDE70 = 8'h70;
  133.         localparam NIDE90 = 8'h90;
  134.         localparam NIDEB0 = 8'hB0;
  135.         localparam NIDED0 = 8'hD0;
  136.         localparam NIDEF0 = 8'hF0;
  137.         localparam NIDEC8 = 8'hC8;
  138.  
  139.         localparam PORTFD = 8'hFD;
  140.  
  141.         localparam VGCOM  = 8'h1F;
  142.         localparam VGTRK  = 8'h3F;
  143.         localparam VGSEC  = 8'h5F;
  144.         localparam VGDAT  = 8'h7F;
  145.         localparam VGSYS  = 8'hFF;
  146.  
  147.         localparam KJOY   = 8'h1F;
  148.         localparam KMOUSE = 8'hDF;
  149.  
  150.         localparam SDCFG  = 8'h77;
  151.         localparam SDDAT  = 8'h57;
  152.  
  153.         localparam ATMF7  = 8'hF7;
  154.         localparam ATM77  = 8'h77;
  155.  
  156.         localparam ZXEVBE = 8'hBE; // xxBE config-read and nmi-end port
  157.         localparam ZXEVBF = 8'hBF; // xxBF config port
  158.  
  159.         localparam COMPORT = 8'hEF; // F8EF..FFEF - rs232 ports
  160.  
  161.  
  162.         localparam COVOX   = 8'hFB;
  163.  
  164.  
  165.  
  166.  
  167.         reg external_port;
  168.  
  169.         reg port_wr;
  170.         reg port_rd;
  171.  
  172.         reg iowr_reg;
  173.         reg iord_reg;
  174.  
  175.  
  176.         reg port_wr_fclk,
  177.             port_rd_fclk,
  178.             mem_wr_fclk;
  179.  
  180.         reg [1:0] iowr_reg_fclk,
  181.                   iord_reg_fclk;
  182.  
  183.         reg [1:0] memwr_reg_fclk;
  184.  
  185.  
  186.         wire [7:0] loa;
  187.  
  188.         wire portfe_wr;
  189.  
  190.  
  191.  
  192.         wire ideout_hi_wr;
  193.         wire idein_lo_rd;
  194.         reg [7:0] idehiin; // IDE high part read register: low part is read directly to Z80 bus,
  195.                            // while high part is remembered here
  196.         reg ide_ports; // ide ports selected
  197.  
  198.         reg ide_rd_trig; // nemo-divide read trigger
  199.         reg ide_rd_latch; // to save state of trigger during read cycle
  200.  
  201.         reg ide_wrlo_trig,  ide_wrhi_trig;  // nemo-divide write triggers
  202.         reg ide_wrlo_latch, ide_wrhi_latch; // save state during write cycles
  203.  
  204.  
  205.  
  206.         reg  [15:0] idewrreg; // write register, either low or high part is pre-written here,
  207.                               // while other part is out directly from Z80 bus
  208.  
  209.         wire [ 7:0] iderdeven; // to control read data from "even" ide ports (all except #11)
  210.         wire [ 7:0] iderdodd;  // read data from "odd" port (#11)
  211.  
  212.  
  213.  
  214.         reg pre_bc1,pre_bdir;
  215.  
  216.         wire gluclock_on;
  217.  
  218.  
  219.  
  220.         reg  shadow_en_reg; //bit0.xxBF
  221.         reg   romrw_en_reg; //bit1.xxBF
  222.         reg  fntw_en_reg;       //bit2.xxBF
  223.  
  224.         wire shadow;
  225.  
  226.  
  227.  
  228.         reg [7:0] portbemux;
  229.  
  230.  
  231.  
  232.  
  233.  
  234.         assign shadow = dos || shadow_en_reg;
  235.  
  236.  
  237.  
  238.  
  239.  
  240.  
  241.         assign loa=a[7:0];
  242.  
  243.         always @*
  244.         begin
  245.                 if( (loa==PORTFE) || (loa==PORTF6) ||
  246.                     (loa==PORTFD) ||
  247.  
  248.                     (loa==NIDE10) || (loa==NIDE11) || (loa==NIDE30) || (loa==NIDE50) || (loa==NIDE70) ||
  249.                     (loa==NIDE90) || (loa==NIDEB0) || (loa==NIDED0) || (loa==NIDEF0) || (loa==NIDEC8) ||
  250.  
  251.                     (loa==KMOUSE) ||
  252.  
  253.                     ( (loa==VGCOM)&&shadow ) || ( (loa==VGTRK)&&shadow ) || ( (loa==VGSEC)&&shadow ) || ( (loa==VGDAT)&&shadow ) ||
  254.                     ( (loa==VGSYS)&&shadow ) || ( (loa==KJOY)&&(!shadow) ) ||
  255.  
  256.                     ( (loa==PORTF7)&&(!shadow) ) || ( (loa==SDCFG)&&(!shadow) ) || ( (loa==SDDAT) ) ||
  257.  
  258.                     ( (loa==ATMF7)&&shadow ) || ( (loa==ATM77)&&shadow ) ||
  259.  
  260.                     ( loa==ZXEVBF ) || ( loa==ZXEVBE) || ( loa==COMPORT )
  261.                   )
  262.  
  263.  
  264.  
  265.                         porthit = 1'b1;
  266.                 else
  267.                         porthit = 1'b0;
  268.         end
  269.  
  270.         always @*
  271.         begin
  272.                 if( ((loa==PORTFD) && (a[15:14]==2'b11)) || // 0xFFFD ports
  273.                     (( (loa==VGCOM)&&shadow ) || ( (loa==VGTRK)&&shadow ) || ( (loa==VGSEC)&&shadow ) || ( (loa==VGDAT)&&shadow )) ) // vg93 ports
  274.                         external_port = 1'b1;
  275.                 else
  276.                         external_port = 1'b0;
  277.         end
  278.  
  279.         assign dataout = porthit & (~iorq_n) & (~rd_n) & (~external_port);
  280.  
  281.  
  282.  
  283.         // this is zclk-synchronous strobes
  284.         always @(posedge zclk)
  285.         begin
  286.                 iowr_reg <= ~(iorq_n | wr_n);
  287.                 iord_reg <= ~(iorq_n | rd_n);
  288.  
  289.                 if( (!iowr_reg) && (!iorq_n) && (!wr_n) )
  290.                         port_wr <= 1'b1;
  291.                 else
  292.                         port_wr <= 1'b0;
  293.  
  294.  
  295.                 if( (!iord_reg) && (!iorq_n) && (!rd_n) )
  296.                         port_rd <= 1'b1;
  297.                 else
  298.                         port_rd <= 1'b0;
  299.         end
  300.  
  301.  
  302.  
  303.  
  304.         // fclk-synchronous stobes
  305.         //
  306.         always @(posedge fclk) if( zpos )
  307.         begin
  308.                 iowr_reg_fclk[0] <= ~(iorq_n | wr_n);
  309.                 iord_reg_fclk[0] <= ~(iorq_n | rd_n);
  310.         end
  311.  
  312.         always @(posedge fclk)
  313.         begin
  314.                 iowr_reg_fclk[1] <= iowr_reg_fclk[0];
  315.                 iord_reg_fclk[1] <= iord_reg_fclk[0];
  316.         end
  317.  
  318.         always @(posedge fclk)
  319.         begin
  320.                 port_wr_fclk <= iowr_reg_fclk[0] && (!iowr_reg_fclk[1]);
  321.                 port_rd_fclk <= iord_reg_fclk[0] && (!iord_reg_fclk[1]);
  322.         end
  323.  
  324.         always @(posedge fclk)
  325.                 memwr_reg_fclk[1:0] <= { memwr_reg_fclk[0], ~(mreq_n | wr_n) };
  326.  
  327.         always @(posedge fclk)
  328.                 mem_wr_fclk <= memwr_reg_fclk[0] && (!memwr_reg_fclk[1]);
  329.  
  330.  
  331.  
  332.         // dout data
  333.         always @*
  334.         begin
  335.                 case( loa )
  336.                 PORTFE:
  337.                         dout = { 1'b1, tape_read, 1'b0, keys_in };
  338.                 PORTF6:
  339.                         dout = { 1'b1, tape_read, 1'b0, keys_in };
  340.  
  341.  
  342.                 NIDE10,NIDE30,NIDE50,NIDE70,NIDE90,NIDEB0,NIDED0,NIDEF0,NIDEC8:
  343.                         dout = iderdeven;
  344.                 NIDE11:
  345.                         dout = iderdodd;
  346.  
  347.  
  348.                 //PORTFD:
  349.  
  350.                 VGSYS:
  351.                         dout = { vg_intrq, vg_drq, 6'b111111 };
  352.  
  353.                 KJOY:
  354.                         dout = {3'b000, kj_in};
  355.                 KMOUSE:
  356.                         dout = mus_in;
  357.  
  358.                 SDCFG:
  359.                         dout = 8'h00; // always SD inserted, SD is in R/W mode
  360.                 SDDAT:
  361.                         dout = sd_dataout;
  362.  
  363.  
  364.                 PORTF7: begin
  365.                         if( !a[14] && (a[8]^shadow) && gluclock_on ) // $BFF7 - data i/o
  366.                                 dout = wait_read;
  367.                         else // any other $xxF7 port
  368.                                 dout = 8'hFF;
  369.                 end
  370.  
  371.                 COMPORT: begin
  372.                         dout = wait_read; // $F8EF..$FFEF
  373.                 end
  374.  
  375.                 ZXEVBF: begin
  376.                         dout = { 5'b00000, fntw_en_reg, romrw_en_reg, shadow_en_reg };
  377.                 end
  378.  
  379.                 ZXEVBE: begin
  380.                         dout = portbemux;
  381.                 end
  382.  
  383.  
  384.                 default:
  385.                         dout = 8'hFF;
  386.                 endcase
  387.         end
  388.  
  389.  
  390.  
  391.         assign portfe_wr    = (((loa==PORTFE) || (loa==PORTF6)) && port_wr);
  392.         assign portfd_wr    = ( (loa==PORTFD) && port_wr);
  393.  
  394.         // F7 ports (like EFF7) are accessible in shadow mode but at addresses like EEF7, DEF7, BEF7 so that
  395.         // there are no conflicts in shadow mode with ATM xFF7 and x7F7 ports
  396.         assign portf7_wr    = ( (loa==PORTF7) && (a[8]==1'b1) && port_wr && (!shadow) ) ||
  397.                               ( (loa==PORTF7) && (a[8]==1'b0) && port_wr &&   shadow  ) ;
  398.  
  399.         assign portf7_rd    = ( (loa==PORTF7) && (a[8]==1'b1) && port_rd && (!shadow) ) ||
  400.                               ( (loa==PORTF7) && (a[8]==1'b0) && port_rd &&   shadow  ) ;
  401.  
  402.         assign vg_wrFF = ( ( (loa==VGSYS)&&shadow ) && port_wr);
  403.  
  404.         assign comport_wr   = ( (loa==COMPORT) && port_wr);
  405.         assign comport_rd   = ( (loa==COMPORT) && port_rd);
  406.  
  407.  
  408.  
  409.         //border port FE
  410.         wire portwe_wr_fclk;
  411.  
  412.         assign portfe_wr_fclk = (((loa==PORTFE) || (loa==PORTF6)) && port_wr_fclk);
  413.  
  414.         always @(posedge fclk)
  415.         if( portfe_wr_fclk )
  416.                 border <= { ~a[3], din[2:0] };
  417.  
  418.  
  419.  
  420.  
  421.  
  422.  
  423.         // IDE ports
  424.  
  425.         // IDE physical ports (that go to IDE device)
  426.         always @(loa)
  427.                 case( loa )
  428.                 NIDE10,NIDE30,NIDE50,NIDE70,NIDE90,NIDEB0,NIDED0,NIDEF0,NIDEC8: ide_ports = 1'b1;
  429.                 default: ide_ports = 1'b0;
  430.                 endcase
  431.  
  432.  
  433.         assign idein_lo_rd  = port_rd && (loa==NIDE10) && (!ide_rd_trig);
  434.  
  435.         // control read & write triggers, which allow nemo-divide mod to work.
  436.         //
  437.         // read trigger:
  438.         always @(posedge zclk)
  439.         begin
  440.                 if( (loa==NIDE10) && port_rd && !ide_rd_trig )
  441.                         ide_rd_trig <= 1'b1;
  442.                 else if( ( ide_ports || (loa==NIDE11) ) && ( port_rd || port_wr ) )
  443.                         ide_rd_trig <= 1'b0;
  444.         end
  445.         //
  446.         // two triggers for write sequence...
  447.         always @(posedge zclk)
  448.         if( ( ide_ports || (loa==NIDE11) ) && ( port_rd || port_wr ) )
  449.         begin
  450.                 if( (loa==NIDE11) && port_wr )
  451.                         ide_wrhi_trig <= 1'b1;
  452.                 else
  453.                         ide_wrhi_trig <= 1'b0;
  454.                 //
  455.                 if( (loa==NIDE10) && port_wr && !ide_wrhi_trig && !ide_wrlo_trig )
  456.                         ide_wrlo_trig <= 1'b1;
  457.                 else
  458.                         ide_wrlo_trig <= 1'b0;
  459.         end
  460.  
  461.         // normal read: #10(low), #11(high)
  462.         // divide read: #10(low), #10(high)
  463.         //
  464.         // normal write: #11(high), #10(low)
  465.         // divide write: #10(low),  #10(high)
  466.  
  467.  
  468.         always @(posedge zclk)
  469.         begin
  470.                 if( port_wr && (loa==NIDE11) )
  471.                         idewrreg[15:8] <= din;
  472.  
  473.                 if( port_wr && (loa==NIDE10) && !ide_wrlo_trig )
  474.                         idewrreg[ 7:0] <= din;
  475.         end
  476.  
  477.  
  478.  
  479.  
  480.         always @(posedge zclk)
  481.         if( idein_lo_rd )
  482.                         idehiin <= idein[15:8];
  483.  
  484.  
  485.         assign ide_a = a[7:5];
  486.  
  487.  
  488.         // This is unknown shit... Probably need more testing with old WD
  489.         // drives WITHOUT this commented fix.
  490.         //
  491.         // trying to fix old WD drives...
  492.         //assign ide_cs0_n = iorq_n | (rd_n&wr_n) | (~ide_ports) | (~(loa!=NIDEC8));
  493.         //assign ide_cs1_n = iorq_n | (rd_n&wr_n) | (~ide_ports) | (~(loa==NIDEC8));
  494.         // fix ends...
  495.  
  496.  
  497.         assign ide_cs0_n = (~ide_ports) | (~(loa!=NIDEC8));
  498.         assign ide_cs1_n = (~ide_ports) | (~(loa==NIDEC8));
  499.  
  500.  
  501.         // generate read cycles for IDE as usual, except for reading #10
  502.         // instead of #11 for high byte (nemo-divide). I use additional latch
  503.         // since 'ide_rd_trig' clears during second Z80 IO read cycle to #10
  504.         always @* if( rd_n ) ide_rd_latch <= ide_rd_trig;
  505.         //
  506.         assign ide_rd_n = iorq_n | rd_n | (~ide_ports) | (ide_rd_latch && (loa==NIDE10));
  507.  
  508.         always @* if( wr_n ) ide_wrlo_latch <= ide_wrlo_trig; // same for write triggers
  509.         always @* if( wr_n ) ide_wrhi_latch <= ide_wrhi_trig; //
  510.         //
  511.         assign ide_wr_n = iorq_n | wr_n | (~ide_ports) | ( (loa==NIDE10) && !ide_wrlo_latch && !ide_wrhi_latch );
  512.                                                   // do NOT generate IDE write, if neither of ide_wrhi|lo latches
  513.                                                   // set and writing to NIDE10
  514.  
  515.  
  516.  
  517.         assign idedataout = ide_rd_n;
  518.  
  519.  
  520.  
  521.         // data read by Z80 from IDE
  522.         //
  523.         assign iderdodd[ 7:0] = idehiin[ 7:0];
  524.         //
  525.         assign iderdeven[ 7:0] = (ide_rd_latch && (loa==NIDE10)) ? idehiin[ 7:0] : idein[ 7:0];
  526.  
  527.         // data written to IDE from Z80
  528.         //
  529.         assign ideout[15:8] = ide_wrhi_latch ? idewrreg[15:8] : din[ 7:0];
  530.         assign ideout[ 7:0] = ide_wrlo_latch ? idewrreg[ 7:0] : din[ 7:0];
  531.  
  532.  
  533.  
  534.  
  535.  
  536.  
  537.  
  538.         // AY control
  539.         always @*
  540.         begin
  541.                 pre_bc1 = 1'b0;
  542.                 pre_bdir = 1'b0;
  543.  
  544.                 if( loa==PORTFD )
  545.                 begin
  546.                         if( a[15:14]==2'b11 )
  547.                         begin
  548.                                 pre_bc1=1'b1;
  549.                                 pre_bdir=1'b1;
  550.                         end
  551.                         else if( a[15:14]==2'b10 )
  552.                         begin
  553.                                 pre_bc1=1'b0;
  554.                                 pre_bdir=1'b1;
  555.                         end
  556.                 end
  557.         end
  558.  
  559.         assign ay_bc1  = pre_bc1  & (~iorq_n) & ((~rd_n)|(~wr_n));
  560.         assign ay_bdir = pre_bdir & (~iorq_n) & (~wr_n);
  561.  
  562.  
  563.  
  564.         // 7FFD port
  565.         reg [7:0] p7ffd_int,peff7_int;
  566.         reg p7ffd_rom_int;
  567.         wire block7ffd;
  568.         wire block1m;
  569.  
  570.         always @(posedge zclk, negedge rst_n)
  571.         begin
  572.                 if( !rst_n )
  573.                         p7ffd_int <= 7'h00;
  574.                 else if( (a[15]==1'b0) && portfd_wr && (!block7ffd) )
  575.                         p7ffd_int <= din; // 2..0 - page, 3 - screen, 4 - rom, 5 - block48k, 6..7 -
  576.         end
  577.  
  578.         always @(posedge zclk)
  579.         begin
  580.                 if( rstsync2 )
  581.                         p7ffd_rom_int <= rstrom[0];
  582.                 else if( (a[15]==1'b0) && portfd_wr && (!block7ffd) )
  583.                         p7ffd_rom_int <= din[4];
  584.         end
  585.  
  586.         assign block7ffd=p7ffd_int[5] & block1m;
  587.  
  588.  
  589.         // EFF7 port
  590.         always @(posedge zclk, negedge rst_n)
  591.         begin
  592.                 if( !rst_n )
  593.                         peff7_int <= 8'h00;
  594.                 else if( !a[12] && portf7_wr && (!shadow) ) // EEF7 in shadow mode is abandoned!
  595.                         peff7_int <= din; // 4 - turbooff, 0 - p16c on, 2 - block1meg
  596.         end
  597.         assign block1m = peff7_int[2];
  598.  
  599.         assign p7ffd = { (block1m ? 3'b0 : p7ffd_int[7:5]),p7ffd_rom_int,p7ffd_int[3:0]};
  600.  
  601.         assign peff7 = block1m ? { peff7_int[7], 1'b0, peff7_int[5], peff7_int[4], 3'b000, peff7_int[0] } : peff7_int;
  602.  
  603.  
  604.         assign pent1m_ROM       = p7ffd_int[4];
  605.         assign pent1m_page[5:0] = { p7ffd_int[7:5], p7ffd_int[2:0] };
  606.         assign pent1m_1m_on     = ~peff7_int[2];
  607.         assign pent1m_ram0_0    = peff7_int[3];
  608.  
  609.  
  610.  
  611.  
  612.         // gluclock ports (bit7:eff7 is above)
  613.  
  614.         assign gluclock_on = peff7_int[7] || shadow; // in shadow mode EEF7 is abandoned: instead, gluclock access
  615.                                                      // is ON forever in shadow mode.
  616.  
  617.         always @(posedge zclk)
  618.         begin
  619.                 if( gluclock_on && portf7_wr ) // gluclocks on
  620.                 begin
  621.                         if( !a[13] ) // $DFF7 - addr reg
  622.                                 gluclock_addr <= din;
  623.  
  624.                         // write to waiting register is not here - in separate section managing wait_write
  625.                 end
  626.         end
  627.  
  628.  
  629.         // comports
  630.  
  631.         always @(posedge zclk)
  632.         begin
  633.                 if( comport_wr || comport_rd )
  634.                         comport_addr <= a[10:8 ];
  635.         end
  636.  
  637.  
  638.  
  639.         // write to wait registers
  640.         always @(posedge zclk)
  641.         begin
  642.                 // gluclocks
  643.                 if( gluclock_on && portf7_wr && !a[14] ) // $BFF7 - data reg
  644.                         wait_write <= din;
  645.                 // com ports
  646.                 else if( comport_wr ) // $F8EF..$FFEF - comports
  647.                         wait_write <= din;
  648.         end
  649.  
  650.         // wait from wait registers
  651.         //
  652.         // ACHTUNG!!!! here portxx_wr are ON Z80 CLOCK! logic must change when moving to fclk strobes
  653.         //
  654.         assign wait_start_gluclock = ( gluclock_on && !a[14] && (portf7_rd || portf7_wr) ); // $BFF7 - gluclock r/w
  655.         //
  656.         assign wait_start_comport = ( comport_rd || comport_wr );
  657.         //
  658.         //
  659.         always @(posedge zclk) // wait rnw - only meanful during wait
  660.         begin
  661.                 if( port_wr )
  662.                         wait_rnw <= 1'b0;
  663.  
  664.                 if( port_rd )
  665.                         wait_rnw <= 1'b1;
  666.         end
  667.  
  668.  
  669.  
  670.  
  671.  
  672.         // VG93 control
  673.         assign vg_cs_n =  (~shadow) | iorq_n | (rd_n & wr_n) | ( ~((loa==VGCOM)|(loa==VGTRK)|(loa==VGSEC)|(loa==VGDAT)) );
  674.  
  675.  
  676.  
  677.  
  678.  
  679. // reset rom selection
  680.  
  681.         always @(posedge zclk)
  682.         begin
  683.                 rstsync1<=~rst_n;
  684.                 rstsync2<=rstsync1;
  685.         end
  686.  
  687.  
  688.  
  689.  
  690. // SD card (z-controlâ••r compatible)
  691.  
  692.         wire sdcfg_wr,sddat_wr,sddat_rd;
  693.  
  694.         assign sdcfg_wr = ( (loa==SDCFG) && port_wr && (!shadow) )                  ||
  695.                           ( (loa==SDDAT) && port_wr &&   shadow  && (a[15]==1'b1) ) ;
  696.  
  697.         assign sddat_wr = ( (loa==SDDAT) && port_wr && (!shadow) )                  ||
  698.                           ( (loa==SDDAT) && port_wr &&   shadow  && (a[15]==1'b0) ) ;
  699.  
  700.         assign sddat_rd = ( (loa==SDDAT) && port_rd              );
  701.  
  702.         // SDCFG write - sdcs_n control
  703.         always @(posedge zclk, negedge rst_n)
  704.         begin
  705.                 if( !rst_n )
  706.                         sdcs_n <= 1'b1;
  707.                 else // posedge zclk
  708.                         if( sdcfg_wr )
  709.                                 sdcs_n <= din[1];
  710.         end
  711.  
  712.  
  713.         // start signal for SPI module with resyncing to fclk
  714.  
  715.         reg sd_start_toggle;
  716.         reg [2:0] sd_stgl;
  717.  
  718.         // Z80 clock
  719.         always @(posedge zclk)
  720.                 if( sddat_wr || sddat_rd )
  721.                         sd_start_toggle <= ~sd_start_toggle;
  722.  
  723.         // FPGA clock
  724.         always @(posedge fclk)
  725.                 sd_stgl[2:0] <= { sd_stgl[1:0], sd_start_toggle };
  726.  
  727.         assign sd_start = ( sd_stgl[1] != sd_stgl[2] );
  728.  
  729.  
  730.         // data for SPI module
  731.         assign sd_datain = wr_n ? 8'hFF : din;
  732.  
  733.  
  734.  
  735.  
  736.  
  737.  
  738.  
  739. /////////////////////////////////////////////////////////////////////////////////////////////////
  740.  
  741.         ///////////////
  742.         // ATM ports //
  743.         ///////////////
  744.  
  745.         wire atm77_wr_fclk;
  746.         wire zxevbf_wr_fclk;
  747.  
  748.         assign atmF7_wr_fclk = ( (loa==ATMF7) && (a[8]==1'b1) && shadow && port_wr_fclk ); // xFF7 and x7F7 ports, NOT xEF7!
  749.         assign atm77_wr_fclk = ( (loa==ATM77) && shadow && port_wr_fclk );
  750.  
  751.         assign zxevbf_wr_fclk = ( (loa==ZXEVBF) && port_wr_fclk );
  752.  
  753.  
  754.         // port BF write
  755.         //
  756.         always @(posedge fclk, negedge rst_n)
  757.         if( !rst_n )
  758.         begin
  759.                 shadow_en_reg = 1'b0;
  760.                 romrw_en_reg  = 1'b0;
  761.                 fntw_en_reg   = 1'b0;
  762.         end
  763.         else if( zxevbf_wr_fclk )
  764.         begin
  765.                 shadow_en_reg <= din[0];
  766.                 romrw_en_reg  <= din[1];
  767.                 fntw_en_reg   <= din[2];
  768.         end
  769.  
  770.         assign romrw_en = romrw_en_reg;
  771.  
  772.  
  773.  
  774.         // port xx77 write
  775.         always @(posedge fclk, negedge rst_n)
  776.         if( !rst_n )
  777.         begin
  778.                 atm_scr_mode = 3'b011;
  779.                 atm_turbo    = 1'b1;
  780.  
  781.                 atm_pen =   1'b1; // no manager,
  782.                 atm_cpm_n = 1'b0; // permanent dosen (shadow ports on)
  783.  
  784.  
  785.                 atm_pen2     = 1'b0;
  786.         end
  787.         else if( atm77_wr_fclk )
  788.         begin
  789.                 atm_scr_mode <= din[2:0];
  790.                 atm_turbo    <= din[3];
  791.                 atm_pen      <= ~a[8];
  792.                 atm_cpm_n    <=  a[9];
  793.                 atm_pen2     <= ~a[14];
  794.         end
  795.  
  796.  
  797.         // atm palette strobe and data
  798.         wire vg_wrFF_fclk;
  799.  
  800.         assign vg_wrFF_fclk = ( ( (loa==VGSYS)&&shadow ) && port_wr_fclk);
  801.  
  802.  
  803.         assign atm_palwr = vg_wrFF_fclk & atm_pen2;
  804.  
  805.         assign atm_paldata = { ~din[4], ~din[7], ~din[1], ~din[6], ~din[0], ~din[5] };
  806.  
  807.  
  808.  
  809.         // port BE write
  810.         assign clr_nmi = ( (loa==ZXEVBE) && port_wr_fclk );
  811.  
  812.  
  813.  
  814.  
  815.         // covox/beeper writes
  816.  
  817.         assign beeper_wr = (loa==PORTFE) && portfe_wr_fclk;
  818.         assign covox_wr  = (loa==COVOX) && port_wr_fclk;
  819.  
  820.  
  821.  
  822.         // font write enable
  823.         assign fnt_wr = fntw_en_reg && mem_wr_fclk;
  824.  
  825.  
  826.  
  827.         // port BE read
  828.  
  829.         always @*
  830.         case( a[11:8] )
  831.  
  832.         4'h0: portbemux = pages[ 7:0 ];
  833.         4'h1: portbemux = pages[15:8 ];
  834.         4'h2: portbemux = pages[23:16];
  835.         4'h3: portbemux = pages[31:24];
  836.         4'h4: portbemux = pages[39:32];
  837.         4'h5: portbemux = pages[47:40];
  838.         4'h6: portbemux = pages[55:48];
  839.         4'h7: portbemux = pages[63:56];
  840.  
  841.         4'h8: portbemux = ramnroms;
  842.         4'h9: portbemux = dos7ffds;
  843.  
  844.         4'hA: portbemux = p7ffd_int;
  845.         4'hB: portbemux = peff7_int;
  846.  
  847.         4'hC: portbemux = { ~atm_pen2, atm_cpm_n, ~atm_pen, 1'bX, atm_turbo, atm_scr_mode };
  848.  
  849.         4'hD: portbemux = { ~palcolor[4], ~palcolor[2], ~palcolor[0], ~palcolor[5], 2'b11, ~palcolor[3], ~palcolor[1] };
  850. //      assign atm_paldata = { ~din[4], ~din[7], ~din[1], ~din[6], ~din[0], ~din[5] };
  851. //  {GgRrBb} -> {grbG11RB}
  852. // was: 76543210 -> 471605
  853. // now:             543210 -> 4205xx31
  854.  
  855.         default: portbemux = 8'bXXXXXXXX;
  856.  
  857.         endcase
  858.  
  859.  
  860.  
  861.  
  862.  
  863. endmodule
  864.  
  865.