Subversion Repositories pentevo

Rev

Rev 543 | Rev 580 | Go to most recent revision | Blame | Compare with Previous | Last modification | View Log | Download | RSS feed

  1. // PentEvo project (c) NedoPC 2008-2012
  2. //
  3. // most of pentevo ports are here
  4.  
  5. `include "../include/tune.v"
  6.  
  7. module zports(
  8.  
  9.         input  wire        zclk,   // z80 clock
  10.         input  wire        fclk,  // global FPGA clock
  11.         input  wire        rst_n, // system reset
  12.  
  13.         input  wire        zpos,
  14.         input  wire        zneg,
  15.  
  16.  
  17.         input  wire [ 7:0] din,
  18.         output reg  [ 7:0] dout,
  19.         output wire        dataout,
  20.         input  wire [15:0] a,
  21.  
  22.         input  wire        iorq_n,
  23.         input  wire        mreq_n,
  24.         input  wire        m1_n,
  25.         input  wire        rd_n,
  26.         input  wire        wr_n,
  27.  
  28.         output reg         porthit, // when internal port hit occurs, this is 1, else 0; used for iorq1_n iorq2_n on zxbus
  29.         output reg         external_port, // asserts for AY and VG93 accesses
  30.  
  31.         output wire [15:0] ideout,
  32.         input  wire [15:0] idein,
  33.         output wire        idedataout, // IDE must IN data from IDE device when idedataout=0, else it OUTs
  34.         output wire [ 2:0] ide_a,
  35.         output wire        ide_cs0_n,
  36.         output wire        ide_cs1_n,
  37.         output wire        ide_rd_n,
  38.         output wire        ide_wr_n,
  39.  
  40.  
  41.         input  wire [ 4:0] keys_in, // keys (port FE)
  42.         input  wire [ 7:0] mus_in,  // mouse (xxDF)
  43.         input  wire [ 4:0] kj_in,
  44.  
  45.         output reg  [ 3:0] border,
  46.  
  47.  
  48.         input  wire        dos,
  49.  
  50.  
  51.         output wire        ay_bdir,
  52.         output wire        ay_bc1,
  53.  
  54.         output wire [ 7:0] p7ffd,
  55.         output wire [ 7:0] peff7,
  56.  
  57.         input  wire        tape_read,
  58.  
  59.         output wire        vg_cs_n,
  60.         input  wire        vg_intrq,
  61.         input  wire        vg_drq, // from vg93 module - drq + irq read
  62.         output wire        vg_wrFF,        // write strobe of #FF port
  63.  
  64.         output wire        sd_cs_n_val,
  65.         output wire        sd_cs_n_stb,
  66.         output wire        sd_start,
  67.         output wire [ 7:0] sd_datain,
  68.         input  wire [ 7:0] sd_dataout,
  69.  
  70.         // WAIT-ports related
  71.         //
  72.         output reg  [ 7:0] gluclock_addr,
  73.         //
  74.         output reg  [ 2:0] comport_addr,
  75.         //
  76.         output wire        wait_start_gluclock, // begin wait from some ports
  77.         output wire        wait_start_comport,  //
  78.         //
  79.         output reg         wait_rnw,   // whether it was read(=1) or write(=0)
  80.         output reg  [ 7:0] wait_write,
  81.         input  wire [ 7:0] wait_read,
  82.  
  83.  
  84.         output wire        atmF7_wr_fclk, // used in atm_pager.v
  85.  
  86.  
  87.         output reg  [ 2:0] atm_scr_mode, // RG0..RG2 in docs
  88.         output reg         atm_turbo,    // turbo mode ON
  89.         output reg         atm_pen,      // pager_off in atm_pager.v, NOT inverted!!!
  90.         output reg         atm_cpm_n,    // permanent dos on
  91.         output reg         atm_pen2,     // PEN2 - fucking palette mode, NOT inverted!!!
  92.  
  93.         output wire        romrw_en, // from port BF
  94.  
  95.  
  96.         output wire        pent1m_ram0_0, // d3.eff7
  97.         output wire        pent1m_1m_on,  // d2.eff7
  98.         output wire [ 5:0] pent1m_page,   // full 1 meg page number
  99.         output wire        pent1m_ROM,     // d4.7ffd
  100.  
  101.  
  102.         output wire        atm_palwr,   // palette write strobe
  103.         output wire [ 5:0] atm_paldata, // palette write data
  104.  
  105.         output wire        covox_wr,
  106.         output wire        beeper_wr,
  107.  
  108.         output wire        clr_nmi,
  109.  
  110.         output wire        fnt_wr,              // write to font_ram enabled
  111.  
  112.         // inputs from atm_pagers, to read back its config
  113.         input  wire [63:0] pages,
  114.         input  wire [ 7:0] ramnroms,
  115.         input  wire [ 7:0] dos7ffds,
  116.  
  117.         input  wire [ 5:0] palcolor,
  118.         input  wire [ 7:0] fontrom_readback,
  119.  
  120.  
  121.         // NMI generation
  122.         output reg         set_nmi,
  123.  
  124.         // break enable & address
  125.         output reg         brk_ena,
  126.         output reg  [15:0] brk_addr
  127. );
  128.  
  129.  
  130.  
  131.  
  132.         localparam PORTFE = 8'hFE;
  133.         localparam PORTF6 = 8'hF6;
  134.         localparam PORTF7 = 8'hF7;
  135.  
  136.         localparam NIDE10 = 8'h10;
  137.         localparam NIDE11 = 8'h11;
  138.         localparam NIDE30 = 8'h30;
  139.         localparam NIDE50 = 8'h50;
  140.         localparam NIDE70 = 8'h70;
  141.         localparam NIDE90 = 8'h90;
  142.         localparam NIDEB0 = 8'hB0;
  143.         localparam NIDED0 = 8'hD0;
  144.         localparam NIDEF0 = 8'hF0;
  145.         localparam NIDEC8 = 8'hC8;
  146.  
  147.         localparam PORTFD = 8'hFD;
  148.  
  149.         localparam VGCOM  = 8'h1F;
  150.         localparam VGTRK  = 8'h3F;
  151.         localparam VGSEC  = 8'h5F;
  152.         localparam VGDAT  = 8'h7F;
  153.         localparam VGSYS  = 8'hFF;
  154.  
  155.         localparam SAVPORT1 = 8'h2F;
  156.         localparam SAVPORT2 = 8'h4F;
  157.         localparam SAVPORT3 = 8'h6F;
  158.         localparam SAVPORT4 = 8'h8F;
  159.  
  160.         localparam KJOY   = 8'h1F;
  161.         localparam KMOUSE = 8'hDF;
  162.  
  163.         localparam SDCFG  = 8'h77;
  164.         localparam SDDAT  = 8'h57;
  165.  
  166.         localparam ATMF7  = 8'hF7;
  167.         localparam ATM77  = 8'h77;
  168.  
  169.         localparam ZXEVBE = 8'hBE; // xxBE config-read and nmi-end port
  170.         localparam ZXEVBF = 8'hBF; // xxBF config port
  171.         localparam ZXEVBRK = 8'hBD; // xxBD breakpoint address port    
  172.  
  173.         localparam COMPORT = 8'hEF; // F8EF..FFEF - rs232 ports
  174.  
  175.  
  176.         localparam COVOX   = 8'hFB;
  177.  
  178.  
  179.  
  180.  
  181.         reg port_wr;
  182.         reg port_rd;
  183.  
  184.         reg iowr_reg;
  185.         reg iord_reg;
  186.  
  187.  
  188.         reg port_wr_fclk,
  189.             port_rd_fclk,
  190.             mem_wr_fclk;
  191.  
  192.         reg [1:0] iowr_reg_fclk,
  193.                   iord_reg_fclk;
  194.  
  195.         reg [1:0] memwr_reg_fclk;
  196.  
  197.  
  198.         wire [7:0] loa;
  199.  
  200.         wire portfe_wr;
  201.  
  202.  
  203.  
  204.         wire ideout_hi_wr;
  205.         wire idein_lo_rd;
  206.         reg [7:0] idehiin; // IDE high part read register: low part is read directly to Z80 bus,
  207.                            // while high part is remembered here
  208.         reg ide_ports; // ide ports selected
  209.  
  210.         reg ide_rd_trig; // nemo-divide read trigger
  211.         reg ide_rd_latch; // to save state of trigger during read cycle
  212.  
  213.         reg ide_wrlo_trig,  ide_wrhi_trig;  // nemo-divide write triggers
  214.         reg ide_wrlo_latch, ide_wrhi_latch; // save state during write cycles
  215.  
  216.  
  217.  
  218.         reg  [15:0] idewrreg; // write register, either low or high part is pre-written here,
  219.                               // while other part is out directly from Z80 bus
  220.  
  221.         wire [ 7:0] iderdeven; // to control read data from "even" ide ports (all except #11)
  222.         wire [ 7:0] iderdodd;  // read data from "odd" port (#11)
  223.  
  224.  
  225.  
  226.         reg pre_bc1,pre_bdir;
  227.  
  228.         wire gluclock_on;
  229.  
  230.  
  231.  
  232.         reg  shadow_en_reg; //bit0.xxBF
  233.         reg   romrw_en_reg; //bit1.xxBF
  234.         reg  fntw_en_reg;       //bit2.xxBF
  235.  
  236.         wire shadow;
  237.  
  238.  
  239.  
  240.         reg [7:0] portbemux;
  241.  
  242.  
  243.  
  244.         reg [7:0] savport [3:0];
  245.  
  246.  
  247.  
  248.  
  249.  
  250.         assign shadow = dos || shadow_en_reg;
  251.  
  252.  
  253.  
  254.  
  255.  
  256.  
  257.         assign loa=a[7:0];
  258.  
  259.         always @*
  260.         begin
  261.                 if( (loa==PORTFE) || (loa==PORTF6) ||
  262.                     (loa==PORTFD) ||
  263.  
  264.                     (loa==NIDE10) || (loa==NIDE11) || (loa==NIDE30) || (loa==NIDE50) || (loa==NIDE70) ||
  265.                     (loa==NIDE90) || (loa==NIDEB0) || (loa==NIDED0) || (loa==NIDEF0) || (loa==NIDEC8) ||
  266.  
  267.                     (loa==KMOUSE) ||
  268.  
  269.                     ( (loa==VGCOM)&&shadow ) || ( (loa==VGTRK)&&shadow ) || ( (loa==VGSEC)&&shadow ) || ( (loa==VGDAT)&&shadow ) ||
  270.                     ( (loa==VGSYS)&&shadow ) || ( (loa==KJOY)&&(!shadow) ) ||
  271.  
  272.                     ( (loa==SAVPORT1)&&shadow ) || ( (loa==SAVPORT2)&&shadow ) ||
  273.                     ( (loa==SAVPORT3)&&shadow ) || ( (loa==SAVPORT4)&&shadow ) ||
  274.  
  275.  
  276.                     ( (loa==PORTF7)&&(!shadow) ) || ( (loa==SDCFG)&&(!shadow) ) || ( (loa==SDDAT) ) ||
  277.  
  278.                     ( (loa==ATMF7)&&shadow ) || ( (loa==ATM77)&&shadow ) ||
  279.  
  280.                     ( loa==ZXEVBF ) || ( loa==ZXEVBE) || ( loa==ZXEVBRK) || ( loa==COMPORT )
  281.                   )
  282.  
  283.  
  284.  
  285.                         porthit = 1'b1;
  286.                 else
  287.                         porthit = 1'b0;
  288.         end
  289.  
  290.         always @*
  291.         begin
  292.                 if( ((loa==PORTFD) && a[15]) || // 0xBFFD/0xFFFD ports
  293.                     (( (loa==VGCOM)&&shadow ) || ( (loa==VGTRK)&&shadow ) || ( (loa==VGSEC)&&shadow ) || ( (loa==VGDAT)&&shadow )) ) // vg93 ports
  294.                         external_port = 1'b1;
  295.                 else
  296.                         external_port = 1'b0;
  297.         end
  298.  
  299.         assign dataout = porthit & (~iorq_n) & (~rd_n) & (~external_port);
  300.  
  301.  
  302.  
  303.         // this is zclk-synchronous strobes
  304.         always @(posedge zclk)
  305.         begin
  306.                 iowr_reg <= ~(iorq_n | wr_n);
  307.                 iord_reg <= ~(iorq_n | rd_n);
  308.  
  309.                 if( (!iowr_reg) && (!iorq_n) && (!wr_n) )
  310.                         port_wr <= 1'b1;
  311.                 else
  312.                         port_wr <= 1'b0;
  313.  
  314.  
  315.                 if( (!iord_reg) && (!iorq_n) && (!rd_n) )
  316.                         port_rd <= 1'b1;
  317.                 else
  318.                         port_rd <= 1'b0;
  319.         end
  320.  
  321.  
  322.  
  323.  
  324.         // fclk-synchronous stobes
  325.         //
  326.         always @(posedge fclk) if( zpos )
  327.         begin
  328.                 iowr_reg_fclk[0] <= ~(iorq_n | wr_n);
  329.                 iord_reg_fclk[0] <= ~(iorq_n | rd_n);
  330.         end
  331.  
  332.         always @(posedge fclk)
  333.         begin
  334.                 iowr_reg_fclk[1] <= iowr_reg_fclk[0];
  335.                 iord_reg_fclk[1] <= iord_reg_fclk[0];
  336.         end
  337.  
  338.         always @(posedge fclk)
  339.         begin
  340.                 port_wr_fclk <= iowr_reg_fclk[0] && (!iowr_reg_fclk[1]);
  341.                 port_rd_fclk <= iord_reg_fclk[0] && (!iord_reg_fclk[1]);
  342.         end
  343.  
  344.         always @(posedge fclk)
  345.                 memwr_reg_fclk[1:0] <= { memwr_reg_fclk[0], ~(mreq_n | wr_n) };
  346.  
  347.         always @(posedge fclk)
  348.                 mem_wr_fclk <= memwr_reg_fclk[0] && (!memwr_reg_fclk[1]);
  349.  
  350.  
  351.  
  352.         // dout data
  353.         always @*
  354.         begin
  355.                 case( loa )
  356.                 PORTFE:
  357.                         dout = { 1'b1, tape_read, 1'b0, keys_in };
  358.                 PORTF6:
  359.                         dout = { 1'b1, tape_read, 1'b0, keys_in };
  360.  
  361.  
  362.                 NIDE10,NIDE30,NIDE50,NIDE70,NIDE90,NIDEB0,NIDED0,NIDEF0,NIDEC8:
  363.                         dout = iderdeven;
  364.                 NIDE11:
  365.                         dout = iderdodd;
  366.  
  367.  
  368.                 //PORTFD:
  369.  
  370.                 VGSYS:
  371.                         dout = { vg_intrq, vg_drq, 6'b111111 };
  372.  
  373.                 SAVPORT1, SAVPORT2, SAVPORT3, SAVPORT4:
  374.                         dout = savport[ loa[6:5] ];
  375.  
  376.  
  377.                 KJOY:
  378.                         dout = {3'b000, kj_in};
  379.                 KMOUSE:
  380.                         dout = mus_in;
  381.  
  382.                 SDCFG:
  383.                         dout = 8'h00; // always SD inserted, SD is in R/W mode
  384.                 SDDAT:
  385.                         dout = sd_dataout;
  386.  
  387.  
  388.                 PORTF7: begin
  389.                         if( !a[14] && (a[8]^shadow) && gluclock_on ) // $BFF7 - data i/o
  390.                                 dout = wait_read;
  391.                         else // any other $xxF7 port
  392.                                 dout = 8'hFF;
  393.                 end
  394.  
  395.                 COMPORT: begin
  396.                         dout = wait_read; // $F8EF..$FFEF
  397.                 end
  398.  
  399.                 ZXEVBF: begin
  400.                         dout = { 3'b000, brk_ena, set_nmi, fntw_en_reg, romrw_en_reg, shadow_en_reg };
  401.                 end
  402.  
  403.                 ZXEVBE: begin
  404.                         dout = portbemux;
  405.                 end
  406.  
  407.  
  408.                 default:
  409.                         dout = 8'hFF;
  410.                 endcase
  411.         end
  412.  
  413.  
  414.  
  415.         assign portfe_wr    = (((loa==PORTFE) || (loa==PORTF6)) && port_wr);
  416.         assign portfd_wr    = ( (loa==PORTFD) && port_wr);
  417.  
  418.         // F7 ports (like EFF7) are accessible in shadow mode but at addresses like EEF7, DEF7, BEF7 so that
  419.         // there are no conflicts in shadow mode with ATM xFF7 and x7F7 ports
  420.         assign portf7_wr    = ( (loa==PORTF7) && (a[8]==1'b1) && port_wr && (!shadow) ) ||
  421.                               ( (loa==PORTF7) && (a[8]==1'b0) && port_wr &&   shadow  ) ;
  422.  
  423.         assign portf7_rd    = ( (loa==PORTF7) && (a[8]==1'b1) && port_rd && (!shadow) ) ||
  424.                               ( (loa==PORTF7) && (a[8]==1'b0) && port_rd &&   shadow  ) ;
  425.  
  426.         assign vg_wrFF = ( ( (loa==VGSYS)&&shadow ) && port_wr);
  427.  
  428.         assign comport_wr   = ( (loa==COMPORT) && port_wr);
  429.         assign comport_rd   = ( (loa==COMPORT) && port_rd);
  430.  
  431.        
  432.         assign zxevbrk_wr_fclk = ( (loa==ZXEVBRK) && port_wr_fclk);
  433.  
  434.  
  435.  
  436.  
  437.  
  438.         // break address write
  439.         always @(posedge fclk)
  440.         if( zxevbrk_wr_fclk)
  441.         begin
  442.                 if( !a[8] )
  443.                         brk_addr[ 7:0] <= din;
  444.                 else // a[8]==1
  445.                         brk_addr[15:8] <= din;
  446.         end
  447.  
  448.  
  449.  
  450.  
  451.  
  452.         //border port FE
  453.         wire portwe_wr_fclk;
  454.  
  455.         assign portfe_wr_fclk = (((loa==PORTFE) || (loa==PORTF6)) && port_wr_fclk);
  456.  
  457.         always @(posedge fclk)
  458.         if( portfe_wr_fclk )
  459.                 border <= { ~a[3], din[2:0] };
  460.  
  461.  
  462.  
  463.  
  464.  
  465.  
  466.         // IDE ports
  467.  
  468.         // IDE physical ports (that go to IDE device)
  469.         always @(loa)
  470.                 case( loa )
  471.                 NIDE10,NIDE30,NIDE50,NIDE70,NIDE90,NIDEB0,NIDED0,NIDEF0,NIDEC8: ide_ports = 1'b1;
  472.                 default: ide_ports = 1'b0;
  473.                 endcase
  474.  
  475.  
  476.         assign idein_lo_rd  = port_rd && (loa==NIDE10) && (!ide_rd_trig);
  477.  
  478.         // control read & write triggers, which allow nemo-divide mod to work.
  479.         //
  480.         // read trigger:
  481.         always @(posedge zclk)
  482.         begin
  483.                 if( (loa==NIDE10) && port_rd && !ide_rd_trig )
  484.                         ide_rd_trig <= 1'b1;
  485.                 else if( ( ide_ports || (loa==NIDE11) ) && ( port_rd || port_wr ) )
  486.                         ide_rd_trig <= 1'b0;
  487.         end
  488.         //
  489.         // two triggers for write sequence...
  490.         always @(posedge zclk)
  491.         if( ( ide_ports || (loa==NIDE11) ) && ( port_rd || port_wr ) )
  492.         begin
  493.                 if( (loa==NIDE11) && port_wr )
  494.                         ide_wrhi_trig <= 1'b1;
  495.                 else
  496.                         ide_wrhi_trig <= 1'b0;
  497.                 //
  498.                 if( (loa==NIDE10) && port_wr && !ide_wrhi_trig && !ide_wrlo_trig )
  499.                         ide_wrlo_trig <= 1'b1;
  500.                 else
  501.                         ide_wrlo_trig <= 1'b0;
  502.         end
  503.  
  504.         // normal read: #10(low), #11(high)
  505.         // divide read: #10(low), #10(high)
  506.         //
  507.         // normal write: #11(high), #10(low)
  508.         // divide write: #10(low),  #10(high)
  509.  
  510.  
  511.         always @(posedge zclk)
  512.         begin
  513.                 if( port_wr && (loa==NIDE11) )
  514.                         idewrreg[15:8] <= din;
  515.  
  516.                 if( port_wr && (loa==NIDE10) && !ide_wrlo_trig )
  517.                         idewrreg[ 7:0] <= din;
  518.         end
  519.  
  520.  
  521.  
  522.  
  523.         always @(posedge zclk)
  524.         if( idein_lo_rd )
  525.                         idehiin <= idein[15:8];
  526.  
  527.  
  528.         assign ide_a = a[7:5];
  529.  
  530.  
  531.         // This is unknown shit... Probably need more testing with old WD
  532.         // drives WITHOUT this commented fix.
  533.         //
  534.         // trying to fix old WD drives...
  535.         //assign ide_cs0_n = iorq_n | (rd_n&wr_n) | (~ide_ports) | (~(loa!=NIDEC8));
  536.         //assign ide_cs1_n = iorq_n | (rd_n&wr_n) | (~ide_ports) | (~(loa==NIDEC8));
  537.         // fix ends...
  538.  
  539.  
  540.         assign ide_cs0_n = (~ide_ports) | (~(loa!=NIDEC8));
  541.         assign ide_cs1_n = (~ide_ports) | (~(loa==NIDEC8));
  542.  
  543.  
  544.         // generate read cycles for IDE as usual, except for reading #10
  545.         // instead of #11 for high byte (nemo-divide). I use additional latch
  546.         // since 'ide_rd_trig' clears during second Z80 IO read cycle to #10
  547.         always @* if( rd_n ) ide_rd_latch <= ide_rd_trig;
  548.         //
  549.         assign ide_rd_n = iorq_n | rd_n | (~ide_ports) | (ide_rd_latch && (loa==NIDE10));
  550.  
  551.         always @* if( wr_n ) ide_wrlo_latch <= ide_wrlo_trig; // same for write triggers
  552.         always @* if( wr_n ) ide_wrhi_latch <= ide_wrhi_trig; //
  553.         //
  554.         assign ide_wr_n = iorq_n | wr_n | (~ide_ports) | ( (loa==NIDE10) && !ide_wrlo_latch && !ide_wrhi_latch );
  555.                                                   // do NOT generate IDE write, if neither of ide_wrhi|lo latches
  556.                                                   // set and writing to NIDE10
  557.  
  558.  
  559.  
  560. //      assign idedataout = ide_rd_n;
  561.         assign idedataout = ~ide_wr_n; // shit-fix in try to fix IDE errors
  562.         // warning: this fix kinda blind-picking, good way is to
  563.         // have idedataout lead wr or rd strobes. also good point to disable data ringing
  564.         // on ide data bus while not accessing IDE
  565.  
  566.  
  567.         // data read by Z80 from IDE
  568.         //
  569.         assign iderdodd[ 7:0] = idehiin[ 7:0];
  570.         //
  571.         assign iderdeven[ 7:0] = (ide_rd_latch && (loa==NIDE10)) ? idehiin[ 7:0] : idein[ 7:0];
  572.  
  573.         // data written to IDE from Z80
  574.         //
  575.         assign ideout[15:8] = ide_wrhi_latch ? idewrreg[15:8] : din[ 7:0];
  576.         assign ideout[ 7:0] = ide_wrlo_latch ? idewrreg[ 7:0] : din[ 7:0];
  577.  
  578.  
  579.  
  580.  
  581.  
  582.  
  583.  
  584.         // AY control
  585.         always @*
  586.         begin
  587.                 pre_bc1 = 1'b0;
  588.                 pre_bdir = 1'b0;
  589.  
  590.                 if( loa==PORTFD )
  591.                 begin
  592.                         if( a[15:14]==2'b11 )
  593.                         begin
  594.                                 pre_bc1=1'b1;
  595.                                 pre_bdir=1'b1;
  596.                         end
  597.                         else if( a[15:14]==2'b10 )
  598.                         begin
  599.                                 pre_bc1=1'b0;
  600.                                 pre_bdir=1'b1;
  601.                         end
  602.                 end
  603.         end
  604.  
  605.         assign ay_bc1  = pre_bc1  & (~iorq_n) & ((~rd_n)|(~wr_n));
  606.         assign ay_bdir = pre_bdir & (~iorq_n) & (~wr_n);
  607.  
  608.  
  609.  
  610.         // 7FFD port
  611.         reg [7:0] p7ffd_int,peff7_int;
  612.         reg p7ffd_rom_int;
  613.         wire block7ffd;
  614.         wire block1m;
  615.  
  616.         always @(posedge zclk, negedge rst_n)
  617.         begin
  618.                 if( !rst_n )
  619.                         p7ffd_int <= 7'h00;
  620.                 else if( (a[15]==1'b0) && portfd_wr && (!block7ffd) )
  621.                         p7ffd_int <= din; // 2..0 - page, 3 - screen, 4 - rom, 5 - block48k, 6..7 -
  622.         end
  623.  
  624.         always @(posedge zclk, negedge rst_n)
  625.         if( !rst_n )
  626.                         p7ffd_rom_int <= 1'b0;
  627.         else
  628.                 if( (a[15]==1'b0) && portfd_wr && (!block7ffd) )
  629.                         p7ffd_rom_int <= din[4];
  630.  
  631.  
  632.         assign block7ffd=p7ffd_int[5] & block1m;
  633.  
  634.  
  635.         // EFF7 port
  636.         always @(posedge zclk, negedge rst_n)
  637.         begin
  638.                 if( !rst_n )
  639.                         peff7_int <= 8'h00;
  640.                 else if( !a[12] && portf7_wr && (!shadow) ) // EEF7 in shadow mode is abandoned!
  641.                         peff7_int <= din; // 4 - turbooff, 0 - p16c on, 2 - block1meg
  642.         end
  643.         assign block1m = peff7_int[2];
  644.  
  645.         assign p7ffd = { (block1m ? 3'b0 : p7ffd_int[7:5]),p7ffd_rom_int,p7ffd_int[3:0]};
  646.  
  647.         assign peff7 = block1m ? { peff7_int[7], 1'b0, peff7_int[5], peff7_int[4], 3'b000, peff7_int[0] } : peff7_int;
  648.  
  649.  
  650.         assign pent1m_ROM       = p7ffd_int[4];
  651.         assign pent1m_page[5:0] = { p7ffd_int[7:5], p7ffd_int[2:0] };
  652.         assign pent1m_1m_on     = ~peff7_int[2];
  653.         assign pent1m_ram0_0    = peff7_int[3];
  654.  
  655.  
  656.  
  657.  
  658.         // gluclock ports (bit7:eff7 is above)
  659.  
  660.         assign gluclock_on = peff7_int[7] || shadow; // in shadow mode EEF7 is abandoned: instead, gluclock access
  661.                                                      // is ON forever in shadow mode.
  662.  
  663.         always @(posedge zclk)
  664.         begin
  665.                 if( gluclock_on && portf7_wr ) // gluclocks on
  666.                 begin
  667.                         if( !a[13] ) // $DFF7 - addr reg
  668.                                 gluclock_addr <= din;
  669.  
  670.                         // write to waiting register is not here - in separate section managing wait_write
  671.                 end
  672.         end
  673.  
  674.  
  675.         // comports
  676.  
  677.         always @(posedge zclk)
  678.         begin
  679.                 if( comport_wr || comport_rd )
  680.                         comport_addr <= a[10:8 ];
  681.         end
  682.  
  683.  
  684.  
  685.         // write to wait registers
  686.         always @(posedge zclk)
  687.         begin
  688.                 // gluclocks
  689.                 if( gluclock_on && portf7_wr && !a[14] ) // $BFF7 - data reg
  690.                         wait_write <= din;
  691.                 // com ports
  692.                 else if( comport_wr ) // $F8EF..$FFEF - comports
  693.                         wait_write <= din;
  694.         end
  695.  
  696.         // wait from wait registers
  697.         //
  698.         // ACHTUNG!!!! here portxx_wr are ON Z80 CLOCK! logic must change when moving to fclk strobes
  699.         //
  700.         assign wait_start_gluclock = ( gluclock_on && !a[14] && (portf7_rd || portf7_wr) ); // $BFF7 - gluclock r/w
  701.         //
  702.         assign wait_start_comport = ( comport_rd || comport_wr );
  703.         //
  704.         //
  705.         always @(posedge zclk) // wait rnw - only meanful during wait
  706.         begin
  707.                 if( port_wr )
  708.                         wait_rnw <= 1'b0;
  709.  
  710.                 if( port_rd )
  711.                         wait_rnw <= 1'b1;
  712.         end
  713.  
  714.  
  715.  
  716.  
  717.  
  718.         // VG93 control
  719.         assign vg_cs_n =  (~shadow) | iorq_n | (rd_n & wr_n) | ( ~((loa==VGCOM)|(loa==VGTRK)|(loa==VGSEC)|(loa==VGDAT)) );
  720.  
  721.  
  722.  
  723.  
  724.  
  725.  
  726.  
  727.  
  728. // SD card (z-controlâ••r compatible)
  729.  
  730.         wire sdcfg_wr,sddat_wr,sddat_rd;
  731.  
  732.         assign sdcfg_wr = ( (loa==SDCFG) && port_wr_fclk && (!shadow) )                  ||
  733.                           ( (loa==SDDAT) && port_wr_fclk &&   shadow  && (a[15]==1'b1) ) ;
  734.  
  735.         assign sddat_wr = ( (loa==SDDAT) && port_wr_fclk && (!shadow) )                  ||
  736.                           ( (loa==SDDAT) && port_wr_fclk &&   shadow  && (a[15]==1'b0) ) ;
  737.  
  738.         assign sddat_rd = ( (loa==SDDAT) && port_rd_fclk              );
  739.  
  740.         // SDCFG write - sdcs_n control
  741.         assign sd_cs_n_stb = sdcfg_wr;
  742.         assign sd_cs_n_val = din[1];
  743.  
  744.  
  745.         // start signal for SPI module with resyncing to fclk
  746.  
  747.         assign sd_start = sddat_wr || sddat_rd;
  748.  
  749.         // data for SPI module
  750.         assign sd_datain = sddat_rd ? 8'hFF : din;
  751.  
  752.  
  753.  
  754.  
  755.  
  756.  
  757.  
  758. /////////////////////////////////////////////////////////////////////////////////////////////////
  759.  
  760.         ///////////////
  761.         // ATM ports //
  762.         ///////////////
  763.  
  764.         wire atm77_wr_fclk;
  765.         wire zxevbf_wr_fclk;
  766.  
  767.         assign atmF7_wr_fclk = ( (loa==ATMF7) && (a[8]==1'b1) && shadow && port_wr_fclk ); // xFF7 and x7F7 ports, NOT xEF7!
  768.         assign atm77_wr_fclk = ( (loa==ATM77) && shadow && port_wr_fclk );
  769.  
  770.         assign zxevbf_wr_fclk = ( (loa==ZXEVBF) && port_wr_fclk );
  771.  
  772.  
  773.         // port BF write
  774.         //
  775.         always @(posedge fclk, negedge rst_n)
  776.         if( !rst_n )
  777.         begin
  778.                 shadow_en_reg <= 1'b0;
  779.                 romrw_en_reg  <= 1'b0;
  780.                 fntw_en_reg   <= 1'b0;
  781.                 set_nmi       <= 1'b0;
  782.                 brk_ena       <= 1'b0;
  783.         end
  784.         else if( zxevbf_wr_fclk )
  785.         begin
  786.                 shadow_en_reg <= din[0];
  787.                 romrw_en_reg  <= din[1];
  788.                 fntw_en_reg   <= din[2];
  789.                 set_nmi       <= din[3];
  790.                 brk_ena       <= din[4];
  791.         end
  792.  
  793.         assign romrw_en = romrw_en_reg;
  794.  
  795.  
  796.  
  797.         // port xx77 write
  798.         always @(posedge fclk, negedge rst_n)
  799.         if( !rst_n )
  800.         begin
  801.                 atm_scr_mode = 3'b011;
  802.                 atm_turbo    = 1'b0;
  803.  
  804.                 atm_pen =   1'b1; // no manager,
  805.                 atm_cpm_n = 1'b0; // permanent dosen (shadow ports on)
  806.  
  807.  
  808.                 atm_pen2     = 1'b0;
  809.         end
  810.         else if( atm77_wr_fclk )
  811.         begin
  812.                 atm_scr_mode <= din[2:0];
  813.                 atm_turbo    <= din[3];
  814.                 atm_pen      <= ~a[8];
  815.                 atm_cpm_n    <=  a[9];
  816.                 atm_pen2     <= ~a[14];
  817.         end
  818.  
  819.  
  820.         // atm palette strobe and data
  821.         wire vg_wrFF_fclk;
  822.  
  823.         assign vg_wrFF_fclk = ( ( (loa==VGSYS)&&shadow ) && port_wr_fclk);
  824.  
  825.  
  826.         assign atm_palwr = vg_wrFF_fclk & atm_pen2;
  827.  
  828.         assign atm_paldata = { ~din[4], ~din[7], ~din[1], ~din[6], ~din[0], ~din[5] };
  829.  
  830.  
  831.  
  832.         // port BE write
  833.         assign clr_nmi = ( (loa==ZXEVBE) && port_wr_fclk );
  834.  
  835.  
  836.  
  837.  
  838.         // covox/beeper writes
  839.  
  840.         assign beeper_wr = (loa==PORTFE) && portfe_wr_fclk;
  841.         assign covox_wr  = (loa==COVOX) && port_wr_fclk;
  842.  
  843.  
  844.  
  845.         // font write enable
  846.         assign fnt_wr = fntw_en_reg && mem_wr_fclk;
  847.  
  848.  
  849.  
  850.         // port BE read
  851.  
  852.         always @*
  853.         case( a[12:8] )
  854.  
  855.         5'h0: portbemux = pages[ 7:0 ];
  856.         5'h1: portbemux = pages[15:8 ];
  857.         5'h2: portbemux = pages[23:16];
  858.         5'h3: portbemux = pages[31:24];
  859.         5'h4: portbemux = pages[39:32];
  860.         5'h5: portbemux = pages[47:40];
  861.         5'h6: portbemux = pages[55:48];
  862.         5'h7: portbemux = pages[63:56];
  863.  
  864.         5'h8: portbemux = ramnroms;
  865.         5'h9: portbemux = dos7ffds;
  866.  
  867.         5'hA: portbemux = p7ffd_int;
  868.         5'hB: portbemux = peff7_int;
  869.  
  870.         5'hC: portbemux = { ~atm_pen2, atm_cpm_n, ~atm_pen, dos, atm_turbo, atm_scr_mode };
  871.  
  872.         5'hD: portbemux = { ~palcolor[4], ~palcolor[2], ~palcolor[0], ~palcolor[5], 2'b11, ~palcolor[3], ~palcolor[1] };
  873. //      assign atm_paldata = { ~din[4], ~din[7], ~din[1], ~din[6], ~din[0], ~din[5] };
  874. //  {GgRrBb} -> {grbG11RB}
  875. // was: 76543210 -> 471605
  876. // now:             543210 -> 4205xx31
  877.  
  878.         5'hE: portbemux = fontrom_readback;
  879.  
  880.         5'h10: portbemux = brk_addr[7:0];
  881.         5'h11: portbemux = brk_addr[15:8];
  882.  
  883.         default: portbemux = 8'bXXXXXXXX;
  884.  
  885.         endcase
  886.  
  887.  
  888.  
  889.  
  890.  
  891.         // savelij ports write
  892.         //
  893.         always @(posedge fclk)
  894.         if( port_wr_fclk && shadow )
  895.         begin
  896.                 if( (loa==SAVPORT1) ||
  897.                     (loa==SAVPORT2) ||
  898.                     (loa==SAVPORT3) ||
  899.                     (loa==SAVPORT4) )
  900.                         savport[ loa[6:5] ] <= din;
  901.         end
  902.  
  903.  
  904.  
  905. endmodule
  906.  
  907.